基本信息
- 作者: [美]简· 拉贝艾(Jan Rabaey)(美)斯里达尔·甘加达兰(Sridhar Gangadharan)
- 译者: 韩德强
- 丛书名: 电子与嵌入式系统设计译丛
- 出版社:机械工业出版社
- ISBN:9782002122058
- 上架时间:2020-2-12
- 出版日期:2019 年10月
- 开本:16开
- 页码:366
- 版次:1-1
- 所属分类:工业技术 > 电工技术 > 电路 > 综合

编辑推荐
---------------------------低功耗设计精解---------------------------
IEEE Fellow集成电路专家基于其多年在世界知名高校和集成电路设计公司的教学材料编撰而成。
本书从电路、架构、时钟、存储器、算法和系统等不同层面,阐述低功耗电路设计挑战和方法,内配大量图例,方便学生及工程师自学。
内容简介
---------------------------低功耗设计精解---------------------------
《低功耗设计精解》是一本面向研究生的解决低功耗数字集成电路设计的书。本书同样对广大专业人员有借鉴意义。本书除了提供了一种低功耗设计的教学指导之外,也提供了功耗设计各个层面的系统方法。这本书是基于在高校及企业范围内相关教学内容的延伸,所有章节都有专门定制的自学内容。每一章都根据不同难易程度进行了设置。本书采用了独特的叙述方式。而不是传统的长篇累牍式的叙述,全书使用图表和图像伴随文字的形式,使得读者更容易理解。
---------------------------综合与时序分析的设计约束:Synopsys设计约束(SDC)实用指南---------------------------
本书为集成电路时序约束设计的指南,指导读者通过指定的时序要求,充分发挥IC设计的性能。本书内容包括受时序约束的关键环节的设计流程、综合时序分析、静态时序分析和布局布线等。本书首先详细讲解时序要求的概念,然后详细解释如何将其应用于设计流程中的特定阶段,后通过实践介绍在Synopsys约束设计下(SDC)业界领先约束的格式。
作译者
---------------------------低功耗设计精解---------------------------
[美]简· 拉贝艾(Jan Rabaey) 著:简•拉贝艾(Jan Rabaey) IEEE Fellow,现在是伯克利无线研究中心(BWRC)的联合主任,以及FCRP赞助的千兆规模系统研究中心(GSRC)主任。他在比利时鲁汶大学应用科学专业获得博士学位。1983~1985年,他在加州大学伯克利分校作访问学者。1985~1987年,他在比利时IMEC担任研究经理,并在1987年加入加州大学伯克利分校电气工程和计算机科学系,担任Donald O. Pederson特聘教授。
目录
---------------------------低功耗设计精解---------------------------
前 言
第1章 综述 1
第2章 纳米晶体管及其模型 25
第3章 功耗和能耗基础 57
第4章 优化功耗@设计阶段——电路层技术 80
第5章 优化功耗@设计阶段——架构、算法和系统 117
第6章 优化功耗@设计阶段——互联和时钟 155
第7章 优化功耗@设计阶段——存储器 185
第8章 优化功耗@待机阶段——电路与系统 211
第9章 优化功耗@待机阶段——存储器 237
第10章 优化功耗@运行阶段——电路与系统 254
第11章 超低功耗/电压设计 292
第12章 低功耗设计方法和流程 321
第13章 总结与展望 350
译者序
---------------------------综合与时序分析的设计约束:Synopsys设计约束(SDC)实用指南---------------------------
时序在数字系统中占有至关重要的地位,时序约束对数字系统的设计起着显著的作用,定义时序约束是一个相当复杂的过程。
本书作者Sridhar Gangadharan和Sanjay Churiwala在EDA方面有着丰富的实践经验,长期从事时序约束的研究。他们通过大量的实例,详细介绍了时序约束应该“怎么做”。本书以Synopsys公司的SDC为基础,详细介绍了指定时序要求所需要的概念,其中,包括综合、静态时序分析以及布局和布线等受时序约束影响的关键方面。本书是SoC和ASIC设计方面不可多得的一本实践指南。
本书由北京工业大学信息学部计算机学院的部分教师翻译,其中第11~13章和前言等由韩德强翻译,第1、5、14章由张丽艳翻译,第2~4章由王宗侠翻译,第6~8章由杨淇善翻译,第9、10章由邵温翻译,第15~17章由鲁鹏程翻译,全书的审校由韩德强完成。
在本书的翻译过程中得到了机械工业出版社华章公司的缪杰编辑的大力支持,在此表示由衷的感谢!
限于译者水平有限,翻译中难免有错误或不妥之处,真诚希望各位读者指正。
韩德强
2017年10月于北京工业大学
前言
---------------------------低功耗设计精解---------------------------
幻灯片0.1
欢迎阅读本书。
近年来,功耗和能耗已经成为数字电路设计中最引人注目的问题。一方面,功耗已经严重制约了电路的运行速度;另一方面,能耗节省技术已经让我们能够造出随处可见的移动设备,它们可以在单电池供电下支持更长的待机时间。
幻灯片0.2
你可能很想知道,既然市场上已存在很多关于低功耗设计的书(我自己也合著过其中的一些),为什么还需要本书呢?答案很简单:所有的此类书都是汇编成册的,而且都是针对在功耗和能耗的主要设计课题上已颇具专业功底的读者而编写的。今天,这些课题变得尤为引人注目,我认为需要一本适合教学的书。这意味着从基础入手,通过严格的方法论并采用统一的符号和定义来揭示不同的主题。本书采用最为先进的半导体制造工艺(90nm及以下尺寸)结合实例阐明概念,主要适用于中短期低功耗设计课程,也非常适合想要通过自学来紧跟低功耗设计前沿的专业人士阅读。
前言也给了我机会去阐述一个长期让人们对低功耗设计感到望而生畏的问题。业内的许多人士似乎认为,只是将一些“应用技巧”点对点套用在设计上,只有大师级的人才能把低功耗弄得水落石出,低功耗方法这个概念是一个自相矛盾的说法。事实上,近年来,研究和设计人员已经表明,这些认识一点都不正确。过去几年里,最为重要的低功耗实现之一是最低能耗的设计,这虽然很有趣,但并非我们真正的追求。通常情况下,我们是在权衡电路延迟和能耗的同时,探求一个针对指定性能的最低能耗或者针对指定能耗的最优性能。一些探索优化设计的工具能帮助我们在设计的各个层次和级别上,根据丰富的信息来权衡电路延迟和能耗。
整本书将秉承这种方法。同时我们也会探求,如果要继续降低每次运算的能耗,我们将会面临哪些必须克服的主要障碍。这自然会涉及能量可以缩放的物理极限问题。只要有可能,我们就会大胆地展望未来。
幻灯片0.3
这个前言里,你已经看到本书采用了有点非正统的方法。本书没有采用在连续而冗长的文字中偶尔插入图片的传统方式,取而代之的是相反的做法:首先是图片,文字放在其旁边作为注释。依照我的经验,一张图片比一页文字更能有效地传达信息(所谓“一图胜过千言万语”)。这种方式被Willy Sansen教授在他的《Analog Design Essentials》(也是由Springer出版的)一书中首次采用。当我第一次看见他的书时,我立刻就被他的这个创意给迷住了。我对他的那本书看得越多,就越喜欢它。故而这本书……浏览它时,你会发现,幻灯片和注释发挥了完全不同的作用。这种格式的另一个优点是,教师基本上立刻拥有了所有的课件。
幻灯片0.4
本书的大纲采用如下方式:在建立了基础之后,着手解决三种不同操作模式下的功耗优化——设计阶段、待机阶段和运行阶段。在每种模式下所使用的技术截然不同,但所有情况下我们都要把动态功耗和静态功耗同时优化——在今天的半导体工艺下,漏电功耗几乎可以与开关功耗(switching power)相提并论。因此,将它们分开并没有太大的意义。事实上,更好的设计往往需要对两者进行精心的权衡。最后,本书总结一些常用的课题,比如设计工具、功耗的限制,以及对未来的一些预测。
幻灯片0.5
没有他人的帮助,是不可能完成这本书的。首先,对Ben Calhoun、Jerry Frenkil、Dejan Markovi和Bora Nikoli的帮助以及合著某些章节的行为表示深深感激。另外,还有很多人对提供幻灯片制作和审阅本书初稿有帮助。特别要感谢那些对低功耗设计技术领域有深远影响和卓越建树的同行——Bob Brodersen、Anantha Chandrakasan、Tadahiro Kuroda、Takayasu Sakurai、Shekhar Borkar和Vivek De,在过去几十年中与他们的合作真是让我感到无比愉快和振奋。
幻灯片0.6~幻灯片0.7
序言
---------------------------综合与时序分析的设计约束:Synopsys设计约束(SDC)实用指南---------------------------
有人说“时序就是一切”。如果你正在展示业务,确实如此,如果你正在设计片上系统(system-on-chip,SoC),同样如此。SoC是推动手持式消费电子产品革命的中坚力量,它们使智能手机和平板电脑成为可能。正确定义和管理SoC的时序约束是至关重要的任务,这些工作完成的如何将影响芯片设计的成功。
SoC通常是来自多个供应商的许多复杂基本电路单元的集合。设计人员的工作就是将所有这些电路单元组合在一起,实现芯片在功率、性能和成本上相互竞争的目标。所有这一切都发生在整个团队受到巨大进度压力的条件下。事实上,如此多的SoC器件第一次能够运行,就是一个奇迹。与SoC设计有关的许多挑战和许多重要的技术有助于使之成为可能。
在本书中,两位作者对时序约束进行了深入的研究,并且讨论了时序约束对SoC设计项目成功的显著影响。同时本书为ASIC和FPGA设计范例提供了很多实例。从表面上看,定义时序约束似乎是一个简单的过程。事实上,这是一个复杂的过程,在这里面有许多重要的细微差别和相互关系。作者做了一件很有意义的事,解释了许多相关实例的过程,并详细解释了“怎么做”。
随着设计的复杂性日益增加,为了提高设计效率和管理风险而进行了大量的工作。时序约束对二者的影响尚未完全展现。管理不善或不正确的约束可能对设计工作产生明显的负面影响,并可能导致芯片设计失败。这种情况发生的概率随着新技术节点而增加。我认为时序约束正在成为设计挑战的主要方面,我祝贺他们为这一重要主题开发了一个如此完整的指南。我也希望读者觉得这本书很有用。
Ajoy Bose博士
Atrenta公司董事长、总裁兼首席执行官
美国加利福尼亚州圣何塞
媒体评论
---------------------------低功耗设计精解---------------------------
本书以清晰的思路阐述低功耗数字集成电路设计问题,除了以教学的方式讲述低功耗设计外,还提供了一个集成的方法论来讨论每一个设计层级的功耗问题。最后,本书解释了未来降低功耗的主要设计困难以及物理层限制。
本书浓缩了作者在大学教学以及在公司实践的大量经验,撰写方式适合自学。每个章节都涉及不同层级的知识。所有章节都从基础知识开始讲述,并且几乎所有章节都包含高级设计知识。
本书采用了一种特殊的格式,不是以文字为主、以图片为辅的传统讲述方式,而是以图片为主、以文字为辅的讲述方式。显然,一图胜过千万言语。 我们希望通过这种创新的格式帮助读者系统地学习低功耗设计中的重要课题。
本书主要内容包括:
?纳米晶体管和模型及功耗和能耗基础
?设计阶段功耗优化 -- 电路层技术,架构,算法和系统
?设计阶段功耗优化-- 互连和时钟,存储器
?待机功耗优化-电路与系统,存储器
?动态运行功耗优化-电路与系统
?超低功耗/电压设计
?低功耗设计方法和流程